디지털 회로 실험에 대해 몇 가지 질문을하십시오.

1. 비문과 함께 사용하지 않는 포트 연결 1, 또는 비문에 사용하지 않는 포트 연결 0, 이종 또는 문을 비문으로, 사용하지 않는 입력측도 0 을 받습니다.

2.TTL 문이 정지되면 입력부는 이론적으로 0 평평합니다. TTL 문은 트랜지스터에 의해 작동하며, 입력포트는 일정한 전류를 흡입해야 움직일 수 있고, 정지될 때 전류가 유입되지 않으므로 입력논리는 0 이지만, 엄밀히 말하면 사용하지 않는 입력핀은 일정 수평에 연결되어 직렬 간섭으로 인한 잘못된 논리 동작을 방지해야 합니다.

3. 0C 문을 제외한 다른 문 회로의 수출측은 모두 병행하여' 선취선' 을 초래할 수 있다. OC 문은 집전극 개방 출력 구조로, 당기기 능력이 없고, 논리 1 은 외부 1 개의 당기기 저항을 통해 이루어지므로 선을 뺏지 않고, 두 개의 문만 병렬로 출력되므로, 한 개의 문만 0 이고, 병렬 출력선은 0 입니다. 공 그리드는 강한 푸시 풀 출력 구조입니다. 두 도어 회로의 출력 상태가 다르면 하나는 1 이고 하나는 0 이면 전원이 단락되거나 도어 회로가 손상될 수 있습니다.

4.CMOS 문은 전계 효과 트랜지스터를 통해 작동합니다. 전계 효과 트랜지스터의 입력 임피던스는 매우 높아서 전류를 거의 흡입하지 않는다. 일시 중지되면 작은 간섭이라도 트리거될 수 있으므로 사용하지 않는 입력 포트는 특정 수준에 연결되어야 합니다. 논리는 TTL 과 마찬가지로 1 을 비문에 사용하지 않는 포트 연결1과 같습니다.